Публікації автора:
1.Сысенко И.Ю. Метод обратного моделирования неисправностей для последовательностных схем // АСУ и приборы автоматики. – 2002. – № 119. – С. 41-50. 2.Хаханов В.И., Сысенко И.Ю., Побеженко В.В., Монжаренко И.В. Алгоритмы условного диагностирования вычислительных устройств // Радиоэлектроника и информатика. - 1998. - №3. - С. 87-91. 3.Хаханов В.И., Сысенко И.Ю., Чамян А.Л. Генерация тестов для конечных автоматов, заданных граф-схемами алгоритмов // Радиоэлектроника и информатика. - 1999. - №2. - С. 87-91. 4.Хаханов В.И., Сысенко И.Ю., Абу Занунех Халиль И.М. Проектированиетестов для структурно-функциональных моделей цифровых схем // Радиоэлектроника и информатика. - 1999. - №3. - С. 51-59. 5.Хаханов В.И., Шкиль А.С., Ханько В.В., Сысенко И.Ю. Кубическое моделирование неисправностей цифровых систем // Радиоэлектроника и информатика. - 2000. - №1. - С. 83-89. 6.Шкиль А.С., Скворцова О.Б., Сысенко И.Ю., Чамян А. Генерация тестов для асинхронных структур примитивных автоматов // Радиоэлектроника и информатика. – 2001. – № 2. – C. 97-103. 7.Хаханов В.И., Сысенко И.Ю., Хак Х.М. Джахирул, Масуд М.Д. Мехеди. Кубическое моделирование неисправностей цифровых проектов на основе FPGA,CPLD // Радиоэлектроника. Информатика. Управление. – 2001. – №1 . – C. 123-129. 8.Хаханов В.И. Сысенко И.Ю., Колесников К.В. Дедуктивно-параллельный метод моделирования неисправностей на реконфигурируемых моделях цифровых систем // Радиоэлектроника и информатика. – 2002. – № 1. – С. 95-105. 9.Хаханов В.И. Сысенко И.Ю. Метод обратного моделирования неисправностей для сверхбольших цифровых проектов // АСУ и приборы автоматики. – 2002. – № 118. – С. 126-138. 10.Хаханов В.И., Бедратый Р.В., Сысенко И.Ю., Ханько В.В. Методы моделирования цифровых структур. Анализ переходных процессов // 5-я Международная конференция «Техника передачи, приема и обработки информации». – Туапсе. - 1999. – С. 389-391. 11.Ельчанинов Д.Б., Побеженко В.В., Сысенко И.Ю. Алгоритмы управления на базе сетей Петри с аналитическими дугами // 7-ая международная научно-техническая конференция “Информационные технологии: техника, технология, образование, здоровье” MicroCAD-99. – Харьков, ХПИ. – 1999. – С. 75-76. 12.Сысенко И.Ю., Масуд МД. Мехеди, Хак Х.М. Джахирул, Чамян А.Л. Дедуктивный метод кубического моделирования неисправностей цифровых схем // 4-ая Международная конференция «Информационно-управляющие системы на железнодорожном транспорте». – Алушта. – 2000. – С. 95. 13.Sysenko I.Y., Haque H.M. Jahirul. The deductive method of cubic simulation of complements to the test-vector of digital devices // Fifth International conference «The experience of designing and application of CAD systems in microelectronics». – Slavsko. – 2000. – C. 123-128. 14.Ковалев Е.В., Сысенко И.Ю., Дробязко О.А. Алгоритм кубического моделирования неисправностей цифровых схем. 6-я Международная конференция «Техника передачи, приема и обработки информации» (Телекоммуникации. Радиотехника. Электроника). – Туапсе. – 2000. – С. 67-69. 15.Hahanov V.I., Rustinov V.A., Sysenko I.Y. Deductive method of digital devices fault cubic simulation // III Krajovej konferencji naukowej “Reprogramowalne uklady cyfrowe”. – Szczecin. – 2000. – P. 199-202. 16.Хаханов В.И., Шкиль А.С., Сысенко И.Ю., Хак Х.М. Джахирул. Дистанционное проектирование цифровых систем по технологии hardware-software cooperation // 4-я Международная конференция Украинской ассоциации дистанционного образования «Образование и виртуальность-2000». – Севастополь. – 2000. – С. 169-172. 17.Hahanov V.I., Krivoulya G.F., Rustinov V.A., Sysenko I.Y., Yegorov A.A. Fault Cubic Simulation of Digital Devices // Sixth International conference “The experience of designing and application of CAD systems in microelectronics”. – Slavsko: “Lvivska Politechnica” – 2001. – P. 112-115. 18.Hahanov V.I., Sysenko I.U., Babich A.V. System for Digital Device Test Generation in Active-HDL // 8-th International Conference. Mixed Design of Integrated Circuits and Systems. – Poland. – Zakopane: DMCSTUL – 2001. – P. 235-238. 19.Hahanov V.I., Sysenko I.Y., Pudov V.A. ATPG system and Fault Simulation Methods for Digital Devices // The 5th IFAC Workshop on programmable devices and systems. – Poland. – Gliwice: Silesian University of Technology – 2001. – P. 274-278. 20.Shkil A.S., Sysenko I.Y., Pobezhenko V.V. Ternary Simulation of Digital System in CAD Programmable Logic // Seventh Conference CADSM “Modern Problems of Radio Engeneering, Telecommunication and Computer Science” – Slavsko: “Lvivska Politechnica” – 2002. – P. 68-71. 21.Hahanov V.I., Sysenko I.Y., Skvortsova O.B. Test Generator Used Genetic Algorithms and Reconfigurable Deductive-Parallel Fault Simulation Method for Digital Devices // 9-th International Conference. Mixed Design of Integrated Circuits and Systems. – Poland. – Wroclaw – 2002. – P. 549-554. 22.Hahanov V.I., Sysenko I.Y., Skvortsova O.B. ATPG System, Fault Simulation and Test Generation Methods for Digital Devices // 13th International Conference on Modelling and Simulation MS 2002– 2002. – P. 230-235. 23.Хаханов В.И., Соколов А.В., Сысенко И.Ю., Скворцова О.Б. Детерминированный метод генетических алгоритмов для синтеза тестов верификации цифровых систем // 3-я Международная нучно-практическая конференция “Современные информационные и электронные технологии СИЭТ-2002”. – Одесса. – 2002. – С. 96. 24.Хаханов В.И., Сысенко И.Ю., Скворцова О.Б., Соколов А.В. Методы генетических алгоритмов для синтеза тестов верификации цифровых систем // Международная конференция "Компьютерные науки и информационные технологии". – Саратов. – 2002. – C. 76-77. 25.Хаханов В.И., Соколов А.В., Сысенко И.Ю., Скворцова О.Б. Детерминированный метод генетических алгоритмов для синтеза тестов верификации цифровых систем // I Международная конференция по индуктивному моделированию МКИМ'2002. – Львов. – 2002. – C. 112-118. |